Zynq FSBL
Zynq SDK FSBL
Verwendetes Board Trenz TE0720.
- bis Vivado 2019.1 - SDK.
- ab Vivado 2019.2 - Vitis.
Vitis (ab 2019.2)
FSBL (First Stage Boot Loader) erstellen:
File ⇒ New ⇒ Application Project TAB Create a new platform from hardware (XSA) ⇒ Browse... ⇒ zynq_project/vivado_project/TE0720_1CFA/design_NAME_wrapper.xsa auswählen ⇒ Next Application project name: fsbl ⇒ Next ⇒ Next SW development templates: Zynq FSBL ⇒ Finish
SDK (bis 2019.1)
Wenn noch nicht geschehen exportieren der Hardware-Konfigurations ins SDK.
Im Vivado:
- File ⇒ Export ⇒ Export Hardware... (include Bitstream)
- File ⇒ Launch SDK ⇒ Finish
Wurde das SDK nicht aus Vivado mit dem SDK-Arbeitsbereich heraus gestartet. Muss der Pfad des SDK-Arbeitsbereich angegeben werden.
FSBL (First Stage Boot Loader) erstellen:
File ⇒ New ⇒ Application Project Project name: fsbl ⇒ Next Available Templates: Zynq FSBL ⇒ Finish
Debug ausgaben sind standardmäßig deaktiviert zum aktivieren:
Rechtsklick auf fsbl Projekt ⇒ C/C++ Build Settings ⇒ Tool Settings Tab ⇒ Symbols (unter ARM v7 gcc compiler) ⇒ Klick + ⇒ FSBL_DEBUG_INFO ⇒ OK