Zynq Vivado project
Version vom 15. März 2021, 11:45 Uhr von Nick (Diskussion | Beiträge) (Die Seite wurde neu angelegt: „== Vivado == 1. boardfiles Download TE0720 -> Reference_Design -> 2019.2 -> test_board -> TE0720-test_board-vivado_2019.2-build_8_20200325075301.zip Im Zip-Fil…“)
Vivado
1. boardfiles Download TE0720 -> Reference_Design -> 2019.2 -> test_board -> TE0720-test_board-vivado_2019.2-build_8_20200325075301.zip Im Zip-File unter board_files den gewünschten board ordner nach /pfad/Vivado/version/data/boards/boards_files kopieren
2. Projekt erstellen und Board raussuchen 3. Create Block Design -> + -> processing system
- Wichtig! Run Block Automation ausführen NUR dann übernimmt er das preset von den board_files - Danach kann gpio, axi usw. eingefügt werden
4. Design Sources -> rechtsklick -> Create HDL Wrapper 5. rechtsklick -> name_i -> Generate Output Products 6. Pinzuordnung -> Open Elaborated Design 7. Generate Bitstream 8. File -> Export -> Hardware (include Bitstream) 9. File -> Launch SDK -> OK